






ELOPII HIMA 模塊
品牌:HIMA
型號:ELOPII

產(chǎn)品描述
系統(tǒng)的軟件設(shè)計根據(jù)硬件結(jié)構(gòu)的總體劃分,也可以分為兩大部分來描述。整個系統(tǒng)的運行如圖2所示,
FPGA和DSP各自的程序立運行,通過中斷信號完成數(shù)據(jù)的實時交互。FPGA向DSP方向的指令是通過FP
GA發(fā)送一個EDMA請求,DSP通過響應(yīng)EDMA請求,建立EDMA通道,開始從FIFO中進(jìn)行預(yù)處理后數(shù)據(jù)的
讀取,DSP向FPGA傳輸數(shù)據(jù)時,通過向ERGA發(fā)送一個中斷信號,讓其從FIFO中把壓縮后的圖像數(shù)據(jù)讀出
'中已復(fù)制到粘貼板來。
整個系統(tǒng)工作流程可以簡單描述如下:系統(tǒng)上電后,DSP由flash實現(xiàn)自舉,并運行引導(dǎo)程序,之后轉(zhuǎn)
入EDMA等待狀態(tài),F(xiàn)PGA初始化后等待外部圖像采集命令,收到圖像采集命令后開始進(jìn)行圖像采集,并對
采集到的圖像進(jìn)行預(yù)處理,預(yù)處理后的圖像經(jīng)過FIFO緩沖,在存儲一定量的數(shù)據(jù)之后,F(xiàn)PGA通過半滿信
號向DSP發(fā)送EDMA請求,等待DSP響應(yīng),DSP一旦收到來自FPGA的EDMA請求,立即建立EDMA通道,
從FIFO中讀取數(shù)據(jù)到2存儲器,存滿一幀圖像后DSP開始圖像壓縮,等待一幅圖像壓縮完成之后,DSP會
向FPGA發(fā)送中斷信號,F(xiàn)PGA在收到中斷信號后開始從FIFO中讀取壓縮后的圖像數(shù)據(jù)。一幀數(shù)據(jù)讀完
后,判斷編碼信號是否有效,如果有效則按同樣的規(guī)則對下一幀圖像進(jìn)行壓縮,如果無效則通知DSP結(jié)束。
Copyright ? 2022-2024 深圳長欣自動化設(shè)備有限公司 版權(quán)所有 備案號:粵ICP備19020277號-4